cpw中boundary condition的設置問題
文章來源: 互聯(lián)網(wǎng) 錄入: mweda.com
cst2008自帶例子中有個coupler的邊界全是Ht=0,但有個例子的邊界是Et=0
我仿真的是在屏蔽盒內的標準cpw結構,到底應該怎么設置邊界?背景材料是normal
同時問下端口總是說在時域有高次模,影響計算精度,但我是按照用戶手冊介紹的方法設置的,求達人解答
附上我的模型
cpw.pdf
(2009-01-13 12:36:28, Size: 14 KB, Downloads: 3)
申明:網(wǎng)友回復良莠不齊,僅供參考。如需專業(yè)解答,推薦學習李明洋老師的CST培訓視頻,或咨詢本站專家。
-
CST中文視頻教程,資深專家講解,視頻操作演示,從基礎講起,循序漸進,并結合最新工程案例,幫您快速學習掌握CST的設計應用...【詳細介紹】
推薦課程
-
7套中文視頻教程,2本教材,樣樣經(jīng)典
-
國內最權威、經(jīng)典的ADS培訓教程套裝
-
最全面的微波射頻仿真設計培訓合集
-
首套Ansoft Designer中文培訓教材
-
矢網(wǎng),頻譜儀,信號源...,樣樣精通
-
與業(yè)界連接緊密的課程,學以致用...
-
業(yè)界大牛Les Besser的培訓課程...
-
Allegro,PADS,PCB設計,其實很簡單..
-
Hyperlynx,SIwave,助你解決SI問題
-
現(xiàn)場講授,實時交流,工作學習兩不誤