|
|
|
Cadence Concept HDL & Allegro原理圖與PCB設(shè)計(jì) 人民郵電出版社 購(gòu)買套裝 免費(fèi)贈(zèng)送電子版
|
|
Cadence PSD 15.0是Cadence公司推出的功能強(qiáng)大的ED A開發(fā)工具包,它提供了從原理圖設(shè)計(jì)輸入、分析,PCB設(shè)計(jì)、PCB制造文件輸出等一整套工具。 本書立足于工程實(shí)踐,結(jié)合作者多年的工作經(jīng)驗(yàn),系統(tǒng)地介紹了Concept HDL和Allegro在原理圖和PCB設(shè)計(jì)中的使用方法。本書分為13章,主要介紹了項(xiàng)目管理器、Concept HDL原理圖設(shè)計(jì)工具、約束管理器、Allegro PCB設(shè)計(jì)工具和SPECCTRA布線工具的功能和設(shè)計(jì)技巧。在介紹工具和命令的同時(shí),還提供了大量的范例以及習(xí)題,以方便讀者更好地理解和掌握所學(xué)的內(nèi)容,使讀者對(duì)設(shè)計(jì)工具有較為深入的理解并基本掌握從原理圖設(shè)計(jì)到PCB設(shè)計(jì)等一系列設(shè)計(jì)步驟的實(shí)現(xiàn)方法和技巧。 本書目錄內(nèi)容如下: |
|
|
第1章 概述 1 1.1 EDA概述 1 1.2 PSD 15.0概述 2 1.3 Cadence PSD工具包簡(jiǎn)介 7 1.4 PCB Design Expert工具包簡(jiǎn)介 8 1.5 小結(jié) 15 1.6 習(xí)題 16 第2章 項(xiàng)目管理器 17 2.1 項(xiàng)目管理器簡(jiǎn)介 17 2.2 新建一個(gè)設(shè)計(jì)項(xiàng)目 22 2.3 打開一個(gè)設(shè)計(jì)項(xiàng)目 25 2.4 項(xiàng)目結(jié)構(gòu)和項(xiàng)目文件 27 2.5 設(shè)置一個(gè)設(shè)計(jì)項(xiàng)目 29 2.6 小結(jié) 33 2.7 習(xí)題 34 第3章 Concept HDL原理圖設(shè)計(jì)系統(tǒng) 35 3.1 原理圖的設(shè)計(jì)步驟 35 3.2 Concept HDL的用戶界面 36 3.3 Concept HDL的編輯環(huán)境 38 3.4 繪制電路原理圖 57 3.5 打包原理圖文件 67 3.6 傳遞數(shù)據(jù)到PCB(Allegro) 72 3.7 交叉標(biāo)注原理圖 73 3.8 原理圖打印 75 3.9 原理圖文件的歸檔(Archive) 77 3.10 小結(jié) 78 3.11 習(xí)題 78 第4章 設(shè)計(jì)層次化原理圖 79 4.1 層次化設(shè)計(jì)的技術(shù)特點(diǎn) 79 4.2 模塊的創(chuàng)建 80 4.3 設(shè)計(jì)層次原理圖 82 4.4 由原理圖生成模塊符號(hào) 86 4.5 原理圖的打包與打印 88 4.6 小結(jié) 89 4.7 習(xí)題 89 第5章 約束管理器 91 5.1 約束管理器簡(jiǎn)介 91 5.2 約束管理器的用戶界面 91 5.3 對(duì)象(Object) 96 5.4 約束設(shè)置 99 5.5 約束集的創(chuàng)建和參考 102 5.6 原理圖和約束管理器同步 104 5.7 在原理圖和PCB之間同步約束 105 5.8 約束分析 107 5.9 小結(jié) 107 5.10 習(xí)題 107 第6章 Cadence原理圖元件庫(kù)制作 109 6.1 Cadence原理圖庫(kù)結(jié)構(gòu) 109 6.2 原理圖庫(kù)管理工具──Library Explorer 116 6.3 Part Developer 121 6.4 創(chuàng)建平面元件 140 6.5 由PDF文件創(chuàng)建元件 150 6.6 創(chuàng)建多個(gè)符號(hào)分開的元件 153 6.7 創(chuàng)建一個(gè)具有多個(gè)功能組的不對(duì)稱元件 155 6.8 創(chuàng)建sizeable和HAX_FIXED_SIZE屬性的符號(hào) 156 6.9 修改元件 159 6.10 元件列表編輯器 162 6.11 元件模板 164 6.12 小結(jié) 167 6.13 習(xí)題 167 第7章 Allegro PCB設(shè)計(jì)系統(tǒng)簡(jiǎn)介 169 7.1 Allegro的工作流程 169 7.2 Allegro 的圖形用戶界面 170 7.3 小結(jié) 174 7.4 習(xí)題 174 第8章 Allegro PCB設(shè)計(jì)的常用操作命令 175 8.1 常用系統(tǒng)參數(shù)的設(shè)定 175 8.2 視圖操作 184 8.3 Allegro的文件管理 186 8.4 設(shè)計(jì)區(qū)域管理 187 8.5 顯示信息 188 8.6 設(shè)計(jì)規(guī)則檢查 190 8.7 元器件的布局 200 8.8 布線 208 8.9 鋪銅設(shè)計(jì) 217 8.10 后處理 221 8.11 設(shè)計(jì)檢查 232 8.12 CAM輸出 233 8.13 小結(jié) 243 8.14 習(xí)題 244 第9章 Allegro PCB設(shè)計(jì)準(zhǔn)備 245 9.1 創(chuàng)建焊盤 245 9.2 創(chuàng)建元件封裝符號(hào) 258 9.3 創(chuàng)建Format符號(hào) 278 9.4 創(chuàng)建Shape符號(hào) 280 9.5 創(chuàng)建Flash符號(hào) 281 9.6 創(chuàng)建PCB外形框圖符號(hào) 282 9.7 小結(jié) 288 9.8 習(xí)題 288 第10章 PCB設(shè)計(jì)實(shí)例 291 10.1 設(shè)計(jì)PCB外形框圖符號(hào) 291 10.2 生成主設(shè)計(jì)文件 291 10.3 網(wǎng)表文件的導(dǎo)入 293 10.4 設(shè)置電路板疊層結(jié)構(gòu)和顏色 294 10.5 設(shè)置設(shè)計(jì)規(guī)則 296 10.6 元器件的布局 299 10.7 布線和鋪銅 300 10.8 后處理 301 10.9 CAM輸出 303 10.10 小結(jié) 307 10.11 習(xí)題 307 第11章 SPECCTRA布線工具 309 11.1 SPECCTRA簡(jiǎn)介 309 11.2 設(shè)置規(guī)則 315 11.3 放置元件 318 11.4 自動(dòng)和交互布線 318 11.5 小結(jié) 323 11.6 習(xí)題 323 第12章 Allegro的其他高級(jí)功能 325 12.1 各種網(wǎng)表文件的導(dǎo)入 325 12.2 Allegro中的數(shù)據(jù)導(dǎo)入和導(dǎo)出功能 327 12.3 焊盤庫(kù)和封裝符號(hào)庫(kù)的路徑設(shè)置 329 12.4 文件屬性操作 331 12.5 腳本文件 332 12.6 筆畫命令Stroke 333 12.7 功能鍵和別名的設(shè)置 334 12.8 邏輯操作 335 12.9 更新元件封裝符號(hào) 339 12.10 測(cè)試點(diǎn)設(shè)計(jì) 341 12.11 DFA檢查 346 12.12 輸出報(bào)告 348 12.13 技術(shù)文件比較 349 12.14 數(shù)據(jù)庫(kù)檢查 350 12.15 小結(jié) 351 12.16 習(xí)題 351 第13章 先進(jìn)的約束驅(qū)動(dòng)PCB設(shè)計(jì) 353 13.1 創(chuàng)建設(shè)計(jì)重用符號(hào) 353 13.2 重用模塊 364 13.3 利用約束管理器在原理圖和PCB之間同步約束 369 13.4 自動(dòng)和交互布線 376 13.5 小結(jié) 386 13.6 習(xí)題 386 附錄 387 F.1 Allegro的菜單、鍵入命令和命令解釋 387 F.2 中英文術(shù)語對(duì)照表 397 |
【Cadence Allegro PCB設(shè)計(jì)學(xué)習(xí)培訓(xùn)課程套裝...】
【更多Cadence Allegro 相關(guān)文章...】 |
|
|
|
|