CST MWS PCB上一段時(shí)鐘走線的EMI仿真
各位大俠大家好!
小弟想用微波工作室仿真一個(gè)8層板上一段時(shí)鐘走線的EMI,遇到困難了,大體如下:(問(wèn)題較長(zhǎng)敬請(qǐng)大蝦諒解?。?br />1、我先將無(wú)關(guān)的網(wǎng)絡(luò)、元件、疊層都刪除,然后用slice功能把多余的部分切掉只剩下關(guān)心的部分(整個(gè)模型區(qū)域大小在毫米量級(jí)),然后在時(shí)鐘走線起始端和參考地之間設(shè)置電壓源、在時(shí)鐘走線末端和參考地之間設(shè)置50歐姆阻抗,該時(shí)鐘網(wǎng)絡(luò)上還有幾個(gè)集總的阻容器件;最后的模型包含時(shí)鐘走線、時(shí)鐘走線的三個(gè)參考平面層、相應(yīng)的介質(zhì)層,如圖;
2、該時(shí)鐘走線頻率是26M,我設(shè)置頻率為25.9到26.1;
3、我將邊界條件設(shè)置為open(add space);
4、我想觀察電流密度,所以在field monitor里選擇currentdensity;
5、用Transient計(jì)算時(shí),錯(cuò)誤提示 ,大意是說(shuō)集總參數(shù)器件被當(dāng)成了單個(gè)的點(diǎn),讓把mesh line ratio增大,我從初始值的100增大到1500錯(cuò)誤才消失;
6、但此時(shí)又提示說(shuō)計(jì)算量太大建議優(yōu)化,我也不知道該怎么優(yōu)化了,結(jié)果計(jì)算了一下午才3%,實(shí)在受不了,我電腦的內(nèi)存是4G的;
大家看看有什么問(wèn)題:是我模型太復(fù)雜?還是網(wǎng)格劃分有問(wèn)題?還是邊界條件設(shè)置的問(wèn)題?還是頻率太低不適于計(jì)算?還是不該選擇Transient方法?
耗費(fèi)了兩天也沒琢磨出門道來(lái),希望諸位大蝦指點(diǎn),萬(wàn)分感謝!
1、為什么設(shè)置電壓源而不設(shè)置S參數(shù)端口?另一端直接接地即可;
2、頻率太窄,如果可以設(shè)置0,建議從0開始,如0-30MHz;
3、邊界無(wú)問(wèn)題;
4、觀察電流密度,應(yīng)該設(shè)置磁場(chǎng),也就是表面電流;
5、網(wǎng)格中的另外兩個(gè)值是如何設(shè)置的?1500有點(diǎn)大了,實(shí)在不行還可以局部加密;
6、應(yīng)該是存在極小的網(wǎng)格,總網(wǎng)格數(shù)?
還有問(wèn)題就上模型吧