CST PCB輻射問題
在做PCB輻射仿真的時(shí)候,有一些問題,請(qǐng)教大家!
1.把PCB圖導(dǎo)入到PCB工作室中,設(shè)置激勵(lì)源,最后得到rsd文件,再導(dǎo)入MWS,這里有幾個(gè)問題:激勵(lì)源我看一些資料,是設(shè)置一些Net作為激勵(lì)源,我不知道是不是版本的緣由(我的是10的),就是沒這個(gè)選項(xiàng)設(shè)置,還是不是這么弄的?
2.把PCB圖導(dǎo)入到MWS中,不管是進(jìn)行時(shí)域仿真,還是其他,設(shè)置激勵(lì)源后,仿真都會(huì)首先自動(dòng)劃分網(wǎng)格,可是這里有一些問題,這PCB板導(dǎo)進(jìn)去后,這網(wǎng)格就一直不能劃分啊,后面的仿真就進(jìn)行不下去
希望大家能夠幫忙解惑一下,非常感謝大家!
如果有問題的話最好把問題的詳細(xì)信息寫出來,否則別人靠猜是不可能幫你解決問題的。
有可能的話,上傳模型文件。
問題的詳細(xì)提示信息是什么?
謝謝啊,我在看了本站里面有個(gè)視頻“2012-05-07 CST印制板工作室功能演示-信號(hào)完整性SI-時(shí)域仿真”的時(shí)候,發(fā)現(xiàn)當(dāng)自己把一個(gè)PCB導(dǎo)進(jìn)去試試看行不行,到這一步的時(shí)候,就是按照視頻中的提示,把其中一net設(shè)置成IO DEVICES,但是發(fā)現(xiàn)
編輯窗口根本沒這個(gè)選項(xiàng)現(xiàn)在覺得估計(jì)是版本的問題,那低版本的該怎么弄?。?p class="mwqa">還一個(gè)問題就是我將一個(gè)DXF格式的PCB文件直接導(dǎo)入到MWS中,加入一個(gè)激勵(lì),看能不能仿真結(jié)果,但時(shí)域仿真一開始的時(shí)候總是提示cannot generate mesh錯(cuò)誤,
發(fā)現(xiàn)10版本,就沒有信號(hào)完整性分析的那個(gè)功能啊,SI沒有啊
你看的那個(gè)是2012版本的新功能,PCB工作室加強(qiáng)了很多,10版本是沒有的。
PCB modeling之后導(dǎo)入MWS里是可以進(jìn)行一切操作的,網(wǎng)格劃分也是有幾種方法,不知道你用的是哪種。
順便問下,你把整板都導(dǎo)入到MWS里了?
是啊,直接導(dǎo)進(jìn)去了,我想這板子本來結(jié)構(gòu)就夠復(fù)雜了,在MWS中肯定會(huì)出問題,但是不知道怎么拆除其中不需要的部分,只仿真其中重要的信號(hào)線
做整板仿真的話沒個(gè)好電腦確實(shí)沒法整....
先在PCB工作室里導(dǎo)入板圖,然后選solve-export to MWS,這個(gè)時(shí)候可以設(shè)置導(dǎo)出區(qū)域和NET,順便可以添加端口,但在這個(gè)流程里添加的端口是離散端口,需要注意下。
另外,你導(dǎo)入NETS之后,在MWS里會(huì)發(fā)現(xiàn)焊盤的形狀是不連續(xù)的,換句話說是邊緣部分不在一個(gè)平面內(nèi),這樣的話,添加波導(dǎo)端口會(huì)出錯(cuò),只能通過將焊盤不連續(xù)補(bǔ)全,讓其在同一個(gè)平面內(nèi)這種方法來解決,這個(gè)是非常煩人的事,算法上的局限,基于FIT算法,端口不在一個(gè)平面的話,沒法計(jì)算網(wǎng)格。
沒用過CST 2012,不知道在PCB這方面和其他的同類產(chǎn)品比怎么樣了,看你的介紹事實(shí)上不是做整機(jī)的輻射,而是SI或者PI吧,這樣的話用CST是比較惱火的事...關(guān)鍵就是在機(jī)器的性能..
把你的直接導(dǎo)入的模型文件上傳一下看看,是不是你的網(wǎng)格設(shè)置有問題,網(wǎng)格設(shè)置比較麻煩。