CST中如何利用CST把PCB的S參數(shù)生成Spice電路模型
來(lái)源:CST仿真專家之路
更新時(shí)間:2024-06-23
閱讀:
最近又有小伙伴反饋,我想利用CST提取PCB的寄生參數(shù),如果利用pRLC求解器的話,只能設(shè)置一個(gè)Gnd Node,對(duì)于一些有多個(gè)地平面的PCB,不太方便處理。今天我給大家介紹一個(gè)非常方便的方法,利用CST自帶的Spice Extraction工具,自動(dòng)生成。
第一步,打開CST模型庫(kù)里自帶的BGA Package模型。
第二步,這個(gè)模型已經(jīng)自帶S參數(shù)的仿真結(jié)果。
第三步,點(diǎn)擊Spice Extraction。
CST自帶的Vector Fitting功能和IDEM比較類似,只是IDEM的功能要更強(qiáng)大,更加專業(yè)一些。在數(shù)據(jù)轉(zhuǎn)換過程中,Vector Fitting可以對(duì)數(shù)據(jù)進(jìn)行無(wú)源性和因果性的檢測(cè),剔除掉那些垃圾數(shù)據(jù),提升仿真精度。
第四步,點(diǎn)擊start,直接拿到Spice電路模型。