CST如何生成簡單通用的IBIS模型文件
首先,IBIS模型是最常用、最準確的描述數字器件輸入輸出的模型,通常IC供應商會提供。但是,也有的時候沒有提供IBIS文件,通常這種情況下做時域信號仿真便很艱難。所謂巧婦難為無米之炊,今天我們看看CST隱藏的一個小功能,生成通用的IBIS文檔,做到無米但是有方便面。
Step1. 打開PCB工作室,正常導入PCB文件,線路Auto-tagging,元件IC作為I/O輸入輸出,無IBIS文件,所以無法用Assign Model。
Step2. 選擇SITD求解器,選擇需要生成IBIS模型的針腳,定義任意激勵信號Stimulus,這樣才能生成仿真任務。
Step3. 在Model處,選擇Edit編輯,里面的數字信號相關參數就是IBIS的參數。
硅芯片電容C_comp可以用C-up/down定義,封裝參數可以用針腳參數定義。
Step4. 生成三維仿真任務MWS或電路任務Schematic:
在生成的子任務的電路中,新的IBIS便自動生成:
Step5. 可前去其位置查看或拷貝 :
…\ProjectFolder\SP\SP1\Model\DS\ExternalProjects\
也可電路中右鍵開其屬性,然后用IBIS Viewer查看,I/V曲線是簡單的內阻模型。
具體參數定義參考幫助文檔:
補充內容,SITD中有Termination可以修改,能夠快速查看不同的負載對IBIS驅動器輸出的的影響。
這個負載是自動生成的SPICE文件,處于IBIS緩沖器和三維電路之間,這種SPICE是含這里Model信息的,比如針腳in電阻和IBIS一致。
總結,該功能很多人不知道,因為生成的模型雖簡單,但很救火,最重要的是能夠跟實測效果吻合的非常好,很適合沒有真正IBIS模型的情況。